(ÁÖ)¸®¹öÆ®·ÐÀº FPGA, ÀÓº£µðµå ½Ã½ºÅÛ, ¹ÝµµÃ¼ Àü¹® ±â¾÷ÀÔ´Ï´Ù.
 
 
[Notice]  ÀÚÀϸµ½º, 5G ¹«¼±Åë½Å, ÄÉÀÌºí ¿ø°Ý-PHY, ·¹ÀÌ´õ¿ë RF ½ÅÈ£ üÀÎÀ» ÅëÇÕÇÑ Â¡Å© ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC Á¦Ç°±º Á¦°ø
ÀÛ¼ºÀÚ  ¸®¹öÆ®·Ð ÀÛ¼ºÀÏ 2017.10.10-[PM] 05:25:26 Á¶È¸¼ö 216
ºÐ·ù ±â¼úµ¿Çâ ÷ºÎÆÄÀÏ Ã·ºÎÆÄÀϾøÀ½
 
ÀÚÀϸµ½º, 5G ¹«¼±Åë½Å, ÄÉÀÌºí ¿ø°Ý-PHY, ·¹ÀÌ´õ¿ë RF ½ÅÈ£ üÀÎÀ» ÅëÇÕÇÑ Â¡Å© ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC Á¦Ç°±º Á¦°ø

°í°´¿¡°Ô ½Ç¸®ÄÜ Á¦°ø ¹× Ãʱâ Á¢±Ù ÇÁ·Î±×·¥ ÀÌ¿ë °¡´É

ÀÚÀϸµ½º ÄÚ¸®¾Æ (Áö»çÀå ¾ÈÈï½Ä) 2017³â 10¿ù 10ÀÏ – ÀÚÀϸµ½º´Â 5G ¹«¼±, ÄÉÀÌºí ¿ø°Ý-PHY, ·¹ÀÌ´õ¿ë SoC¿¡ RF ½ÅÈ£ üÀÎÀ» ÅëÇÕÇÑ Çõ½ÅÀûÀÎ ¾ÆÅ°ÅØÃ³ÀΠ¡ũ(Zynq¢ç) ¿ïÆ®¶ó½ºÄÉÀÏ+(UltraScale+¢â) RFSoC Á¦Ç°±ºÀ» Ãâ½ÃÇß´Ù°í ¹ßÇ¥Çß´Ù. 16³ª³ë ¿ïÆ®¶ó½ºÄÉÀÏ+ MPSoC ¾ÆÅ°ÅØÃ³ ±â¹ÝÀÇ ¿Ã ÇÁ·Î±×·¡¸Óºí RFSoC´Â ÃÖ´ë 50-75%±îÁö ½Ã½ºÅÛ Àü·Â ¹× Å©±â¸¦ ÁÙÀÏ ¼ö ÀÖ´Â RF µ¥ÀÌÅÍ ÄÁ¹öÅ͸¦ ÅëÇÕÇϰí ÀÖÀ¸¸ç, 5G ¹× DOCSIS 3.1 Ç¥ÁØÀ» ÃæÁ·ÇÏ´Â SD-FEC(soft-decision Forward Error Correction)µµ ÀÏüÇüÀ¸·Î ÅëÇÕÇÑ´Ù. ÇöÀç ´Ù¾çÇÑ °í°´¿¡°Ô ½Ç¸®ÄÜ »ùÇÃÀ» Á¦°øÇϰí ÀÖÀ¸¸ç, ¡ũ ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC Á¦Ç°±ºÀ» À§ÇÑ Ãʱâ Á¢±Ù ÇÁ·Î±×·¥(Early access program)µµ ÀÌ¿ë °¡´ÉÇÏ´Ù.



RF ½ÅÈ£ üÀÎÀ» À§ÇÑ ½Ã½ºÅÛ ¿Â Ĩ
¡ũ RFSoC´Â RF µ¥ÀÌÅÍ ÄÁ¹öÅÍ¿Í SD-FEC Äھ °í¼º´É 16³ª³ë ¿ïÆ®¶ó½ºÄÉÀÏ+ ÇÁ·Î±×·¡¸Óºí ·ÎÁ÷ ¹× ARM ¸ÖƼÇÁ·Î¼¼½Ì ½Ã½ºÅÛ¿¡ °áÇÕÇØ, ¾Æ³¯·Î±×¿¡¼­ºÎÅÍ µðÁöÅбîÁöÀÇ ½ÅÈ£ üÀÎÀ» ÅëÇÕÇÏ¿© ±¸¼ºÇÒ ¼ö ÀÖ´Ù. ÀϹÝÀûÀ¸·Î RF¿¡¼­ µðÁöÅзΠº¯È¯ÇÏ´Â ÄÁ¹öÅÍ¿Í µðÁöÅÐ ½Åȣ󸮴 µ¶¸³µÈ µð¹ÙÀ̽º¿¡ ±¸ÇöµÇÁö¸¸, ¡ũ ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC´Â ½Ã½ºÅÛÀÇ °ß°í¼ºÀ» À§ÇØ ¾Æ³¯·Î±×, µðÁöÅÐ ¹× ÀÓº£µðµå ¼ÒÇÁÆ®¿þ¾î µðÀÚÀÎÀÌ ÇϳªÀÇ µð¹ÙÀ̽º¿¡ ±¸ÇöµÈ´Ù. Á¦Ç°±º¿¡ ¼ÓÇÑ µð¹ÙÀ̽ºµéÀº ´ÙÀ½ÀÇ Æ¯Â¡À» °®´Â´Ù.
 8°³ÀÇ 4GSPS ¶Ç´Â 16°³ÀÇ 2GSPS 12bit ADC
 8~16°³ÀÇ 6.4GSPS 14-bit DAC
 5G ¹× DOCSIS 3.1¿ë LDPC ¹× Åͺ¸ ÄÚµ¦À» °®Ãá ÅëÇÕ SD-FEC ÄÚ¾î
 Äõµå ÄÚ¾î Cortex-A53 ¹× µà¾ó ÄÚ¾î Cortex-R5s¸¦ °®Ãá ARM ÇÁ·Î¼¼½Ì ¼­ºê½Ã½ºÅÛ
 ÅëÇÕ Nx100G Äھ °®Ãá 16³ª³ë ¿ïÆ®¶ó½ºÄÉÀÏ+ ÇÁ·Î±×·¡¸Óºí ·ÎÁ÷
 ÃÖ´ë 930,000°³ÀÇ ·ÎÁ÷ ¼¿ ¹× 4,200°³ ÀÌ»óÀÇ DSP ½½¶óÀ̽º

¡ũ RFSoC Á¦Ç°±ºÀ¸·Î ±¸ÇöµÇ´Â ¾ÖÇø®ÄÉÀ̼ǿ¡´Â ¸Å½Ãºê-MIMO¿ë ¿ø°Ý ¹«¼± Çìµå, ¹Ð¸®¹ÌÅÍÆÄ ¸ð¹ÙÀÏ ¹éȦ, 5G º£À̽º¹êµå, °íÁ¤Çü ¹«¼± ¾×¼¼½º, ÄÉÀ̺í¿ë ¿ø°Ý-PHY ³ëµå, ÀüÀÚÀü/·¹ÀÌ´õ, Å×½ºÆ® ¹× ÃøÁ¤, SATCOM, Milcom/Airborne ¶óµð¿À ¹× ±âŸ °í¼º´É RF ¾ÖÇø®ÄÉÀ̼ÇÀÌ ÀÖ´Ù.

5G ¹«¼± Åë½Å
¡ũ ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC µð¹ÙÀ̽º´Â ÇöÀç Â÷¼¼´ë ¹«¼± ÀÎÇÁ¶ó¸¦ À§ÇÑ °¡Àå ´ë¿ªÆø¿¡ ÁýÁßÀûÀÎ ½Ã½ºÅÛÀ» ½ÇÇà °¡´ÉÇÏ°Ô ÇÑ´Ù. 5¹èÀÇ ´ë¿ªÆø, 100¹è ºü¸¥ »ç¿ëÀÚ µ¥ÀÌÅÍ ¼Óµµ ±×¸®°í 1,000¹è Ä¿Áø ³×Æ®¿öÅ© ¿ë·®¿¡ À̸£´Â 5G Çʼö ¿ä¼Ò´Â ½Ã½ºÅÛ ·¹º§¿¡¼­ ȹ±âÀûÀÎ º¯°æ ¾øÀÌ´Â ¾òÀ» ¼ö ¾ø´Ù. µð½ºÅ©¸®Æ® RF µ¥ÀÌÅÍ ÄÁ¹öÅÍ¿Í ½ÅÈ£ üÀÎ ÃÖÀûÈ­¸¦ ¡ũ ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC¿¡ ÅëÇÕÇÔÀ¸·Î½á ¸Å½Ãºê-MIMO, ¹«¼± ¹éȦ ¹× °íÁ¤Çü ¹«¼± ¾×¼¼½º¸¦ À§ÇÑ ¿ø°Ý ¶óµð¿À Çìµå´Â 50-75%±îÁö Àü·Â ¹× Å©±â¸¦ ÁÙ¿©, ³ôÀº ä³Î ¹Ðµµ¸¦ ½ÇÇöÇÏ°Ô µÇ¾ú´Ù. ´ÙÁß ÅëÇÕ SD-FEC ÄÚ¾î´Â ¾ö°ÝÇÑ Àü·Â ¼Ò¸ð ¹× ¹ß¿­ Á¦ÇÑ À̳»¿¡¼­ 5G º£À̽º¹êµå¸¦ À§ÇÑ ¼ÒÇÁÆ® ÄÚ¾î ½ÇÇàÀÌ °¡´ÉÇØ, ½Ã½ºÅÛ Ã³¸®·®ÀÌ 10-20¹è±îÁö Áõ°¡ÇÑ´Ù.

ÄÉÀÌºí ¿ø°Ý-PHY
¸¶Âù°¡Áö·Î, ¡ũ RFSoC´Â Â÷¼¼´ë ÄÉÀÌºí ±¤´ë¿ª ¼­ºñ½º¿¡¼­µµ ¼ÒÇü ÆûÆÑÅÍ, Àü·Â È¿À², Çϵå¿þ¾î À¯¿¬¼ºÀ» °áÇÕÇØ ¿ø°Ý-PHY ½Ã½ºÅÛÀ» ±¸µ¿ÇÑ´Ù. ºÐ»êÇü ¾×¼¼½º ¾ÆÅ°ÅØÃ³´Â Áß¾Ó ÁýÁßÈ­µÈ Çìµå¿£µå ÀåºñÀÇ DOCSIS 3.x PHY ±â´ÉÀ» ¼ÒºñÀÚ¿Í ´õ °¡±îÀÌ À§Ä¡ÇÑ ¿ø°Ý-PHY ³ëµå·Î ¹Ð¾î³½´Ù. ºñÈ¿À²ÀûÀÎ ¾Æ³¯·Î±× ±¤ÇÐ Àü¼Û ¹æ½ÄÀ» À¯ºñÄõÅͽº ÀÌ´õ³Ý Àü¼ÛÀ¸·Î ´ëüÇÔÀ¸·Î½á ³×Æ®¿öÅ© ¿ë·®, ½ºÄÉÀÏ ¹× ¼º´ÉÀÌ °³¼±µÇ¾ú´Ù. RF ÅëÇÕ°ú LDPC FEC ±¸µ¿ ½ÅÈ£ üÀÎÀ» °®Ãá RFSoC´Â DOCSIS3.1¿¡¼­ ±ÔÁ¤ÇÑ ½ºÆåÆ®·³ÀÇ È¿À²À» ³ôÀ̱â À§ÇØ À¯¿¬ÇÑ R-PHY ¹èÄ¡¸¦ º¸ÀåÇÑ´Ù.

·¹ÀÌ´õ
¡ũ RFSoC´Â ¿©·¯ ±¹°¡ÀÇ ·¹ÀÌ´õ ³×Æ®¿öÅ©¸¦ Ç×°ø±â ¹× ±âÈÄ °üÂûÀ» À§ÇÑ ´ÜÀÏ ½Ã½ºÅÛÀ¸·Î °áÇÕÇϱâ À§ÇÑ MPAR(Multi-function Phased Array Radar) »ç¾÷°ú °°ÀÌ ÁÖ¿ä Á¤ºÎ ÇÁ·Î±×·¥¿¡ ÇÊ¿äÇÑ ¼º´É°ú ÀûÀÀ¼ºÀ» Á¦°øÇÑ´Ù. ÀÌ·¯ÇÑ Ã·´Ü ½Ã½ºÅÛÀº ½Å¼ÓÇÑ ÀÀ´äÀ» ÅëÇØ ½Ç½Ã°£À¸·Î ÀÛµ¿ÇØ¾ß Çϱ⠶§¹®¿¡, RF-¾Æ³¯·Î±× ÅëÇÕÀ» ÅëÇØ Ĩ °£ÀÇ Áö¿¬À» Á¦°ÅÇÔÀ¸·Î½á ¡ũ ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC µð¹ÙÀ̽º´Â EW ·¹ÀÌ´õ¸¦ À§ÇÑ ÃÖ¼Ò Áö¿¬ ¼Ö·ç¼ÇÀ» Á¦°øÇÒ ¼ö ÀÖ´Ù. ¡ũ RFSoC µð¹ÙÀ̽º´Â ÇöÀç ¼³°è ÁÖ±â ¹× ÇöÀå ¾÷µ¥ÀÌÆ®¸¦ ÁÙÀÏ ¼ö ÀÖ´Â DARPA ¾î·¹À̸¦ À§ÇØ ±âÁ¸ÀÇ ÇѰ踦 È®Àå½ÃŰ´Â µ¿½Ã¿¡, ACT(Commercial Time Scales) ÇÁ·Î±×·¥¿¡¼­ ·¹ÀÌ´õ ¾î·¹À̸¦ Á¦°øÇÏ´Â ·ÏÀ£ Äݸ°½º Ä¿¸Õ ¸ðµâ ºöÆ÷¸Ó ³»¿¡ ¼³°èµÇ¾ú´Ù.

Ãâ½Ã Á¤º¸
ÇöÀç ¡ũ ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC µð¹ÙÀ̽º »ùÇÃÀÌ ÃâÇϵǰí ÀÖÀ¸¸ç, ¡ũ ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC µð¹ÙÀ̽º¸¦ Áö¿øÇÏ´Â ºñ¹Ùµµ µðÀÚÀÎ ¼öÆ®(Vivado¢ç Design Suite)ÀÇ Ãʱâ Á¢±Ù(early access)µµ ÀÌ¿ë °¡´ÉÇÏ´Ù. ¡ũ ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC Ãʱâ Á¢±Ù ÇÁ·Î±×·¥¿¡ °ü½É ÀÖ´Â °í°´Àº °¢ Áö¿ªÀÇ ÀÚÀϸµ½º Áö»ç¿¡ ¹®ÀÇÇÏ¸é µÈ´Ù. º¸´Ù ÀÚ¼¼ÇÑ ³»¿ëÀº ÀÚÀϸµ½º À¥»çÀÌÆ®¿¡¼­ È®ÀÎÇÒ ¼ö ÀÖ´Ù.

ÀÚÀϸµ½º(Xilinx Inc.) ¼Ò°³
ÀÚÀϸµ½º´Â FPGA, SoC, MPSoC, RFSoC ¹× 3D IC¸¦ Á¦°øÇÏ´Â ¿Ã ÇÁ·Î±×·¡¸Óºí ¹ÝµµÃ¼ Á¦°ø¾÷ü´Ù. ÀÚÀϸµ½º´Â À¯ÀÏÇÏ°Ô ¼ÒÇÁÆ®¿þ¾î Á¤ÀÇ¿Í Çϵå¿þ¾î ÃÖÀûÈ­ ¸ðµÎ¿¡ ¾ÖÇø®ÄÉÀ̼ÇÀ» °¡´ÉÇÏ°Ô Å¬¶ó¿ìµå ÄÄÇ»ÆÃ, SDN/NFV, ºñµð¿À/ºñÀü, »ê¾÷¿ë IoT, 5G ¹«¼± ºÐ¾ß¿¡¼­ ¾÷°èÀÇ Çâ»óÀ» ÃßÁøÇϰí ÀÖ´Ù. ÀÚÀϸµ½º¿¡ ´ëÇÑ º¸´Ù ÀÚ¼¼ÇÑ Á¤º¸´Â ÀÚÀϸµ½º À¥»çÀÌÆ® www.xilinx.com¿¡¼­ Á¦°øµÈ´Ù.
 
Ip Address : 121.125.32.213
 
Àüü±Û¼ö : 154  ÃÑÆäÀÌÁö : 1 / ÇöÀçÆäÀÌÁö : 11
 
 
 
 
 
 
 
 
 
   -      ¿µ±¹ ºê¸®½ºÅç ´ëÇÐÀÇ ½º¸¶Æ® ÀÎÅÍ³Ý ¿¬±¸¼Ò..    
 ¸®¹öÆ®·Ð 
 ---   61      
   -      ºòÅÍ Æë ÀÚÀϸµ½º CEO "ACAP ±â¼ú°ú µ¥ÀÌÅͼ¾ÅÍ..    
 ¸®¹öÆ®·Ð 
 ---   58      
   -      ÀÚÀϸµ½º, ISE (Integrated Systems Europe) 20..    
 ¸®¹öÆ®·Ð 
 ---   128      
   -      ÀÚÀϸµ½º, ¡®¼¼¹ÌÄÜ ÄÚ¸®¾Æ 2018¡¯¿¡ ±âÁ¶¿¬¼³..    
 ¸®¹öÆ®·Ð 
 ---   129      
   -      ÀÚÀϸµ½º, ¿ÀÅä¸ðƼºê ÀÎÁõ ¡ũ ¿ïÆ®¶ó½ºÄÉÀÏ..    
 ¸®¹öÆ®·Ð 
 ---   117      
   -      ÀÚÀϸµ½ºÀÇ »çÀå °â CEO, ºòÅÍ Æë(Victor Peng)..    
 ¸®¹öÆ®·Ð 
 ---   126      
   -      ÀÚÀϸµ½ºÀÇ Â¡Å© ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC, Arm T..    
 ¸®¹öÆ®·Ð 
 ---   232      
   -      ÀÚÀϸµ½º, ¾Ë¸®¹Ù¹Ù Ŭ¶ó¿ìµå¿¡ Â÷¼¼´ë FPGA Ŭ..    
 ¸®¹öÆ®·Ð 
 ---   232      
   -      ÀÚÀϸµ½º, 5G ¹«¼±Åë½Å, ÄÉÀÌºí ¿ø°Ý-PHY, ·¹..    
 ¸®¹öÆ®·Ð 
 ---   216      
   -      ÀÚÀϸµ½º, È­¿þÀÌ¿¡ FPGA °¡¼ÓÈ­ Ŭ¶ó¿ìµå ¼­¹ö..    
 ¸®¹öÆ®·Ð 
 ---   240      
   -      ÀÚÀϸµ½º, ¸Ó½Å ·¯´× ºÐ¾ßÀÇ ¼±µÎ ÁÖÀÚ µðÆÄÀÌ..    
 ¸®¹öÆ®·Ð 
 ---   340      
   -      ÀÚÀϸµ½º, ¹öÅØ½º ¿ïÆ®¶ó½ºÄÉÀÏ+ FPGA¿¡ 56G P..    
 ¸®¹öÆ®·Ð 
 ---   283      
   -      ÀÚÀϸµ½º¿Í IBM, »õ·Î¿î PCI ÀͽºÇÁ·¹½º Ç¥ÁØ..    
 ¸®¹öÆ®·Ð 
 ---   300      
   -      ÀÚÀϸµ½º, reVISIONÀ» ÅëÇØ ±¤¹üÀ§ÇÑ ºñÀü ±â¹Ý..    
 ¸®¹öÆ®·Ð 
 ---   565      
   -      ÀÚÀϸµ½º, Integrated Systems Europe 2017¿¡¼­..    
 ¸®¹öÆ®·Ð 
 ---   846      
 
¡º 01 ¡» 02 03 04 05 06 07 08 09 10  ... [11]   >> 

copyright ToHoya Created YHBoard