(ÁÖ)¸®¹öÆ®·ÐÀº FPGA, ÀÓº£µðµå ½Ã½ºÅÛ, ¹ÝµµÃ¼ Àü¹® ±â¾÷ÀÔ´Ï´Ù.
 
 
[Notice]  FPGA °­ÀÚ ÀÚÀϸµ½º, ÀÎÅÚ µ¥ÀÌÅͼ¾ÅÍ Ä¨ ¾Æ¼º¿¡ µµÀü
ÀÛ¼ºÀÚ  ¸®¹öÆ®·Ð ÀÛ¼ºÀÏ 2016.12.12-[AM] 09:27:08 Á¶È¸¼ö 1465
ºÐ·ù ±â¼úµ¿Çâ ÷ºÎÆÄÀÏ Ã·ºÎÆÄÀϾøÀ½
 
FPGA °­ÀÚ ÀÚÀϸµ½º, ÀÎÅÚ µ¥ÀÌÅͼ¾ÅÍ Ä¨ ¾Æ¼º¿¡ µµÀü

¼¼°è 1À§ ÇÁ·Î±×·¡¸Óºí¹ÝµµÃ¼(FPGA) ¾÷ü ÀÚÀϸµ½º°¡ µ¥ÀÌÅͼ¾ÅÍ ½ÃÀå °ø·«À» °­È­ÇÑ´Ù. ƯÈ÷ ÀÎÅÚÀÇ Á¡À¯À²ÀÌ Àý´ëÀûÀÎ µ¥ÀÌÅͼ¾ÅÍ¿ë ¼­¹ö Ĩ ½ÃÀå¿¡¼­ FPGAÀÇ ÀåÁ¡À» ½ÊºÐ »ì¸± ¼ö ÀÖ´Â ÇÏÀÌÆÛ½ºÄÉÀÏ µ¥ÀÌÅͼ¾ÅÍ¿¡ ÁýÁßÇÑ´Ù´Â °èȹÀÌ´Ù.
¾Øµð ¿ù½Ã ÀÚÀϸµ½º Ŭ¶ó¿ìµåÄÄÇ»ÆÃ ´ã´ç ÀÌ»ç´Â 7ÀÏ ¼­¿ï ¿©Àǵµ ÀÚÀϸµ½ºÄÚ¸®¾Æ »ç¹«½Ç¿¡¼­ ¿­¸° ±âÀÚ°£´ãȸ¿¡¼­ ¡°µ¥ÀÌÅͼ¾ÅÍ¿ë ¹ÝµµÃ¼ ½ÃÀå¿¡ FPGA°¡ Á¡Á¡ ÁÖ·ù·Î µîÀåÇϰí ÀÖ´Ù¡±¸é¼­ ¡°Æ¯È÷ ÀÚÀϸµ½º FPGA´Â ¸Ó½Å·¯´×, µ¥ÀÌÅÍ ºÐ¼®, ºñµð¿À Æ®·£½ºÄÚµù, º¸¾È µî °í¼º´ÉÀ» ¿ä±¸ÇÏ´Â ÀÛ¾÷¿¡ È¿°úÀû¡±À̶ó°í ¼³¸íÇß´Ù.
ÀÚÀϸµ½º´Â ¼ö ³â ÀüºÎÅÍ µ¥ÀÌÅͼ¾ÅÍ ½ÃÀå °ø·«¿¡ ³ë·ÂÀ» ±â¿ïÀ̰í ÀÖ´Ù. ÀÚÀϸµ½º°¡ ÃÊÁ¡À» ¸ÂÃß°í ÀÖ´Â °÷Àº ÇÏÀÌÆÛ½ºÄÉÀÏ ±Ô¸ðÀÇ µ¥ÀÌÅͼ¾ÅÍ ½ÃÀåÀÌ´Ù. ÇÏÀÌÆÛ½ºÄÉÀÏ µ¥ÀÌÅͼ¾ÅÍ´Â Àüü ¼­¹ö ½ÃÀå¿¡¼­ Â÷ÁöÇÏ´Â ºñÁßÀº ³·Áö¸¸ ±¸±Û, ¸¶ÀÌÅ©·Î¼ÒÇÁÆ®(MS), ¾Æ¸¶Á¸ µî ´ëÇü ÀÎÅÍ³Ý ¼­ºñ½º ¾÷üµéÀÌ ´ë·®À¸·Î µµÀÔÇϸ鼭 ÃÖ±Ù ±Þ¼ºÀåÇϰí ÀÖ´Ù.
ÇöÀç ÀÚÀϸµ½º´Â ÁÖ¿ä ÇÏÀÌÆÛ½ºÄÉÀÏ Å¬¶ó¿ìµå ¾÷üµéÀ» °í°´»ç·Î È®º¸Çϰí ÀÖ´Ù. ¹ÙÀ̵δ Áö³­ 10¿ù ¸Ó½Å·¯´× ¾ÖÇø®ÄÉÀÌ¼Ç °¡¼ÓÀ» À§ÇØ ÀÚÀϸµ½º ¿ïÆ®¶ó½ºÄÉÀÏ FPGA¸¦ »ç¿ëÇϰí ÀÖ´Ù°í ¹ßÇ¥Çß°í, Áö³­ÁÖ¿¡´Â ¾Æ¸¶Á¸ÀÌ »õ·Î¿î F1 ÀνºÅϽº ¼­ºñ½º¸¦ Ãâ±â½Ã¸é¼­ ÀÚÀϸµ½º Á¦Ç°À» Ȱ¿ëÇÏ°Ú´Ù°í ¹ßÇ¥Çß´Ù. Ä÷Äİú IBMµµ µ¥ÀÌÅͼ¾ÅÍ °¡¼ÓÀ» À§ÇØ ÀÚÀϸµ½º¿Í Àü·«ÀûÀ¸·Î Çù·ÂÇÑ´Ù°í ¹ßÇ¥Çß´Ù.
µ¥ÀÌÅͼ¾ÅÍ¿¡ ÀÖ¾î FPGAÀÇ ÀåÁ¡Àº ¾ðÁ¦µçÁö À籸¼º ¹× ÀçÇÁ·Î±×·¡¹ÖÀÌ °¡´ÉÇÏ´Ù´Â Á¡ÀÌ´Ù. ÀÌ´Â ÀÏ¹Ý CPU¿Í ¸ÂÃãÇü ÁÖ¹®Çü¹ÝµµÃ¼(ASIC)°¡ °®±â ¾î·Á¿î ÀåÁ¡ÀÌ´Ù. À籸¼ºÀÌ °¡´ÉÇϱ⠶§¹®¿¡ ¿öÅ©·Îµå°¡ ¹Ù²ð ¶§¸¶´Ù ¼º°ÝÀ» ¹Ù²ã¼­ ´Ù¾çÇÑ ¾ÖÇø®ÄÉÀ̼ǿ¡ Àû¿ëÇÒ ¼ö ÀÖ´Ù.
ÀÚÀϸµ½º´Â ÃÖ±Ù ´ë±Ô¸ð Ŭ¶ó¿ìµå ¼­ºñ½º °ø±Þ¾÷üµéÀ» °Ü³ÉÇÑ ½ÅÁ¦Ç°À¸·Î À籸¼ºÀÌ °¡´ÉÇÑ °¡¼Ó ½ºÅÃ(Reconfigurable Acceleration Stack)µµ ¹ßÇ¥Çß´Ù. ½ºÅÿ¡´Â °³¹ßÀÚº¸µå¿Í FPGA, ÇÁ·¹ÀÓ¿öÅ©, ¶óÀ̺귯¸®, ¿ÀǽºÅà µîÀÌ Æ÷ÇԵǾî ÀÖ´Â °ÍÀÌ Æ¯Â¡ÀÌ´Ù.
À̳¯ °£´ãȸ¿¡¼­ ÀÚÀϸµ½º´Â ÀÌ·ÊÀûÀ¸·Î ÀÎÅÚ¿¡ ÀμöµÈ ¼¼°è 2À§ FPGA ¾÷üÀÎ ¾ËÅ×¶óÀÇ ¼­¹ö¿ë Á¦Ç°±º°ú Á÷Á¢ »ç¾çÀ» ºñ±³Çϸç ÀÚ»ç Á¦Ç°ÀÇ È¿À²¼ºÀÌ ´õ ³ô´Ù°í °­Á¶Çß´Ù.
¾ËÅ×¶ó°¡ ÇöÀç ¾ç»ê ÁßÀÎ ¡®¾Æ¸®¾Æ10(Arria10)¡¯°ú ºñ±³ÇØ ÀÚÀϸµ½ºÀÇ VU13P(16³ª³ë)´Â ÃÖ´ë 6¹è È¿À²ÀÌ ³ô´Ù°í ºñ±³Çß´Ù. ¶Ç ¾ËÅ×¶ó°¡ ³»³â Ãâ½Ã ¿¹Á¤ÀÎ ½ºÆ®¶óƽ½º10(Stratix10)°ú ¹è±³Çؼ­µµ ÇöÀç ÀÚÀϸµ½º Á¦Ç°±º È¿À²¼ºÀÌ 2~3¹è °¡·® ³ô´Ù°í ¼³¸íÇß´Ù.

¿ù½Ã ÀÌ»ç´Â ¡°2¹è¿¡¼­ ÃÖ´ë 6¹è ±îÁö È¿À²¼ºÀÌ Â÷ÀÌ ³ª´Â ÀÌÀ¯´Â µðÁöÅнñ׳ÎÇÁ·Î¼¼¼­(DSP) ¾ÆÅ°ÅØÃÄ¿Í 8ºñÆ® »ç¿ëÇϱ⠶§¹®¡±À̶ó¸é¼­ ¡°¶Ç ÇöÀç µ¥ÀÌÅͼ¾ÅÍ¿ë Á¦Ç°¿¡ 20³ª³ë¿Í 16³ª³ë °øÁ¤À» Ȱ¿ëÇÏ´Â ÀÚÀϸµ½º°¡ ¹Ì¼¼°øÁ¤¿¡¼­ °æÀï»çº¸´Ù 1³â ¾Õ¼± °Íµµ ¿µÇâÀ» ¹ÌÄ£´Ù¡±°í ¼³¸íÇß´Ù.
¶Ç µà¾ó Á¦¿Â CPU¿Í ÀÚÀϸµ½º FPGA¸¦ ÇÔ²² ±¸¼ºÇßÀ» ¶§ ÇϳªÀÇ ¼­¹ö ¸¸À¸·Îµµ µà¾ó Á¦¿Â CPU¸¸ Àû¿ëÇØ 24°³ÀÇ ¼­¹ö·Î ½Ã½ºÅÛÀ» ±¸¼ºÇÑ °Í°ú µ¿ÀÏÇÑ ¼º´ÉÀ» ¹ßÈÖÇØ ºñ¿ëÀ» 10ºÐÀÇ 1·Î ÁÙÀÌ°í °ø°£µµ 12ºÐÀÇ 1 ¼öÁØÀ¸·Î ÁÙÀÏ ¼ö ÀÖ´Ù°í ¼³¸íÇß´Ù.
¿ù½Ã ÀÌ»ç´Â "ÀÚÀϸµ½º FPGA¸¦ ÅëÇØ x86 ¼­¹ö CPU¿¡ ºñÇØ 40¹è ÀÌ»óÀÇ ÄÄÇ»ÆÃ È¿À²À» ³¾ ¼ö ÀÖ´Ù"¸é¼­ "Áö³­ÇØ ¾ËÅ×¶ó¸¦ ÀμöÇÑ ÀÎÅÚÀº Áß¾Óó¸®ÀåÄ¡(CPU)¿Í FPGA¸¦ ¸ÖƼĨ¸ðµâ(MCM) ÇüÅ·Π¹­Àº ÅëÇÕ µðÀÚÀÎÀ» ³»³õ°Ú´Ù°í ¹ßÇ¥ÇßÁö¸¸ ¾ÖÇø®ÄÉÀÌ¼Ç È®Àå°ú °¡¼Ó±â Ȱ¿ëµµ¸¦ Á¦ÇÑÇØ À̵µÀúµµ ¾Æ´Ñ ÀÔÀå¿¡ ³õ¿©ÀÖ´Ù"°í °ø°ÝÇϱ⵵ Çß´Ù.
¾ÈÈï½Ä ÀÚÀϸµ½ºÄÚ¸®¾Æ Áö»çÀåÀº "ÀÚÀϸµ½º´Â ¹ÙÀ̵Î, MS, ¾Æ¸¶Á¸ °°Àº ±Û·Î¹ú ¾÷üµéÀ» °í°´»ç·Î È®º¸Çϰí ÀÖ´Â ¸¸Å­ ±¹³»¿¡¼­µµ ³×À̹ö, īī¿À °°Àº ÀÎÅÍ³Ý Æ÷ÅÐ »ç¾÷ÀÚµé°ú SKÅÚ·¹ÄÞ, KT °°Àº Åë½Å»ç µî µ¥ÀÌÅÍ Ã³¸®·®ÀÌ ¸¹Àº ¾÷üµéÀ» Àû±Ø °ø·«ÇÒ °Í"À̶ó°í ¹àÇû´Ù.

¿ø¹®º¸±â:
http://www.zdnet.co.kr/news/news_view.asp?artice_id=20161208172239&type=det&re=#csidxd4360420610b18a8c5bc6af94014876
 
Ip Address : 121.125.32.213
 
Àüü±Û¼ö : 154  ÃÑÆäÀÌÁö : 1 / ÇöÀçÆäÀÌÁö : 11
 
 
 
 
 
 
 
 
 
   -      ¿µ±¹ ºê¸®½ºÅç ´ëÇÐÀÇ ½º¸¶Æ® ÀÎÅÍ³Ý ¿¬±¸¼Ò..    
 ¸®¹öÆ®·Ð 
 ---   61      
   -      ºòÅÍ Æë ÀÚÀϸµ½º CEO "ACAP ±â¼ú°ú µ¥ÀÌÅͼ¾ÅÍ..    
 ¸®¹öÆ®·Ð 
 ---   58      
   -      ÀÚÀϸµ½º, ISE (Integrated Systems Europe) 20..    
 ¸®¹öÆ®·Ð 
 ---   128      
   -      ÀÚÀϸµ½º, ¡®¼¼¹ÌÄÜ ÄÚ¸®¾Æ 2018¡¯¿¡ ±âÁ¶¿¬¼³..    
 ¸®¹öÆ®·Ð 
 ---   130      
   -      ÀÚÀϸµ½º, ¿ÀÅä¸ðƼºê ÀÎÁõ ¡ũ ¿ïÆ®¶ó½ºÄÉÀÏ..    
 ¸®¹öÆ®·Ð 
 ---   118      
   -      ÀÚÀϸµ½ºÀÇ »çÀå °â CEO, ºòÅÍ Æë(Victor Peng)..    
 ¸®¹öÆ®·Ð 
 ---   127      
   -      ÀÚÀϸµ½ºÀÇ Â¡Å© ¿ïÆ®¶ó½ºÄÉÀÏ+ RFSoC, Arm T..    
 ¸®¹öÆ®·Ð 
 ---   234      
   -      ÀÚÀϸµ½º, ¾Ë¸®¹Ù¹Ù Ŭ¶ó¿ìµå¿¡ Â÷¼¼´ë FPGA Ŭ..    
 ¸®¹öÆ®·Ð 
 ---   232      
   -      ÀÚÀϸµ½º, 5G ¹«¼±Åë½Å, ÄÉÀÌºí ¿ø°Ý-PHY, ·¹..    
 ¸®¹öÆ®·Ð 
 ---   217      
   -      ÀÚÀϸµ½º, È­¿þÀÌ¿¡ FPGA °¡¼ÓÈ­ Ŭ¶ó¿ìµå ¼­¹ö..    
 ¸®¹öÆ®·Ð 
 ---   240      
   -      ÀÚÀϸµ½º, ¸Ó½Å ·¯´× ºÐ¾ßÀÇ ¼±µÎ ÁÖÀÚ µðÆÄÀÌ..    
 ¸®¹öÆ®·Ð 
 ---   342      
   -      ÀÚÀϸµ½º, ¹öÅØ½º ¿ïÆ®¶ó½ºÄÉÀÏ+ FPGA¿¡ 56G P..    
 ¸®¹öÆ®·Ð 
 ---   284      
   -      ÀÚÀϸµ½º¿Í IBM, »õ·Î¿î PCI ÀͽºÇÁ·¹½º Ç¥ÁØ..    
 ¸®¹öÆ®·Ð 
 ---   301      
   -      ÀÚÀϸµ½º, reVISIONÀ» ÅëÇØ ±¤¹üÀ§ÇÑ ºñÀü ±â¹Ý..    
 ¸®¹öÆ®·Ð 
 ---   566      
   -      ÀÚÀϸµ½º, Integrated Systems Europe 2017¿¡¼­..    
 ¸®¹öÆ®·Ð 
 ---   846      
 
¡º 01 ¡» 02 03 04 05 06 07 08 09 10  ... [11]   >> 

copyright ToHoya Created YHBoard